Cadence OrCAD

New product

Logiciel Cadence OrCAD Est une gamme de systèmes pour la conception auto

More details

Logiciel Cadence OrCAD Est une gamme de systèmes pour la conception automatisée de l'électronique (circuits imprimés et circuits électroniques). La structure du paquet CAO OrCAD Comprend des solutions pour l'édition de diagrammes schématiques, la gestion des bibliothèques de pièces actives, la modélisation numérique analogique, l'optimisation paramétrique, l'interaction avec l'environnement MATLAB, l'édition de topologies PCB, le suivi automatique et interactif, l'analyse de l'intégrité du signal et la distorsion croisée. À la nouvelle version OrCAD 16.6 Ajout de fonctionnalités et d'approches pour la conception de circuits imprimés et la modélisation de circuits électroniques. Une caractéristique clé d'OrCAD 16.6 est la mise en œuvre d'un nouveau flux de conception avec l'inclusion de l'analyse de l'intégrité du signal au niveau du circuit. Ce flux fournit un niveau d'automatisation plus élevé lors de la modélisation de circuits numériques à grande vitesse. Composants de Cadence OrCAD:
  • Capture est un éditeur graphique schématique.
  • Capture CIS est un éditeur de diagramme graphique avec un outil de gestion de base de données de composants.
  • PSpice A / D est un programme pour simuler des appareils analogiques et analogiques analogiques et mixtes, les données sont transférées à partir de PSpice Schematics et de OrCAD Capture.
  • PSpice AA est une solution pour l'optimisation paramétrique.
  • PSpice SLPS Option est un module de communication avec le paquet MATLAB.
  • SPECCTRA - programme pour la trace automatique des circuits imprimés du paquetage Cadence OrCAD.
  • PCB Editor - un système pour éditer la topologie des cartes de circuit imprimé.
  • Signal Explorer est une application pour analyser l'intégrité du signal et l'interférence des composants dans le tableau.
Capture d'OrCAD OrCAD Capture offre une interface intuitive avec les outils et les fonctionnalités nécessaires pour résoudre rapidement les problèmes de conception mécanique. Pour éditer des projets complexes, OrCAD Capture prend en charge les communications multi-page et hiérarchiques. Des outils puissants pour vérifier ces relations vous permettent de suivre les violations éventuelles des règles de conception. Le système est étroitement lié à l'éditeur de PCB Editor PCB et au programme de simulation analogique-numérique du fonctionnement des schémas de circuits PSpice A / D Direct et rétroaction La capture avec PCB Editor assure la synchronisation des données entre le circuit et la PCB grâce aux mécanismes d'attribution croisée et de placement des composants, la modification automatique de la PCB par des changements dans le schéma (ECO) et vice versa, des réarrangements de sections logiquement équivalentes et des broches composantes et Modifications automatiques des noms et désignations des composants.
OrCAD PSpice AD ​​et Advanced Analysis Simulation avec PSpice - moyen rapide, facile et fiable pour réaliser les schémas de calcul. Avec OrCAD PSpice possible de créer des circuits où les paramètres de dispersion maximale optimisée des éléments, en fonction de leurs tolérances, qui ne sera pas trop rigide (ce qui ne provoque pas une augmentation des prix) et relativement libre (il ne sera pas augmenter le pourcentage de défauts). Cela conduit à une augmentation de la rentabilité de la production, la réduction de l'étape de prototypage de temps, une réduction des essais en laboratoire et en fin de compte pour réduire les coûts de production et d'accroître sa compétitivité sur le marché.
Les technologies PSpice sont avancées, populaires dans la production d'outils analogiques, numériques et mixtes de modélisation analogique-numérique pour les ingénieurs électriciens. En utilisant PSpice, il est possible de modéliser une large gamme de circuits, des alimentations aux systèmes à haute fréquence et aux petits chips. OrCAD PCB Editor CadenceOrCAD PCB Editor fait partie du logiciel OrCAD PCB Designer et offre de nombreuses possibilités de conception de la topologie des cartes de circuit imprimé. En combinaison avec une interface intuitive et un large ensemble de règles pour spécifier les contraintes de conception, PCB Editor vous permet de résoudre de nombreuses tâches auxquelles sont confrontés les ingénieurs de conception de PCB, y compris l'amélioration de la conception du processus. Explorateur de signal OrCAD Cadence OrCAD Signal Explorer est un module pour l'analyse avant et après analyse de l'intégrité du signal, combinant les avantages de l'interaction entre l'environnement de conception et de modélisation. Le produit Signal Explorer est étroitement associé à l'éditeur PCB OrCAD. Signal Explorer est une solution évolutive qui réduit considérablement le coût du développement d'une carte de circuit imprimé. Si le niveau de développement augmente, l'Explorateur de signaux peut facilement mettre à jour la solution SI de circuit imprimé Cadence Allegro. Le module Signal Explorer peut considérablement accélérer le travail des ingénieurs dans la conception de panneaux haute densité et réduire également la probabilité d'erreurs. OrCAD FPGA System Planner La solution pour les projets intégrés "PCB - FPGA" avec échange d'informations bidirectionnelles et suivi automatique du changement d'information en FPGA et sur PCB. Le produit met en œuvre la fonction de chargement de l'agencement des sorties FPGA, la génération de symboles et leur addition à la conception du circuit de la carte de circuit imprimé. Cadence FPGA System Planner Est un outil puissant pour créer des projets basés sur FPGA, qui comprend tous les outils nécessaires pour affecter et optimiser les sorties, offrant une traçabilité élevée des appareils utilisant des FPGA sur les cartes de circuit imprimé. FPGA System Planner Réduction significative du temps de débogage des projets complexes avec plusieurs FPGA multi-sortie grâce à la conception de niveau système de bout en bout, au routage automatique et à l'optimisation des liens, et une protection fiable contre les erreurs de conception manuelle. Réduction significative du temps de débogage des projets complexes avec plusieurs FPGA multi-sortie grâce à la conception de niveau système de bout en bout, au routage automatique et à l'optimisation des liens, et une protection fiable contre les erreurs de conception manuelle. Réduction significative du temps de débogage des projets complexes avec plusieurs FPGA multi-sortie grâce à la conception de niveau système de bout en bout, au routage automatique et à l'optimisation des liens, et une protection fiable contre les erreurs de conception manuelle. Réduction significative du temps de débogage des projets complexes avec plusieurs FPGA multi-sortie grâce à la conception de niveau système de bout en bout, au routage automatique et à l'optimisation des liens, et une protection fiable contre les erreurs de conception manuelle. Réduction significative du temps de débogage des projets complexes avec plusieurs FPGA multi-sortie grâce à la conception de niveau système de bout en bout, au routage automatique et à l'optimisation des liens, et une protection fiable contre les erreurs de conception manuelle. Réduction significative du temps de débogage des projets complexes avec plusieurs FPGA multi-sortie grâce à la conception de niveau système de bout en bout, au routage automatique et à l'optimisation des liens, et une protection fiable contre les erreurs de conception manuelle.

Réduction significative du temps de débogage des projets complexes avec plusieurs FPGA multi-sortie grâce à la conception de niveau système de bout en bout, au routage automatique et à l'optimisation des liens, et une protection fiable contre les erreurs de conception manuelle.

Réduction significative du temps de débogage des projets complexes avec plusieurs FPGA multi-sortie grâce à la conception de niveau système de bout en bout, au routage automatique et à l'optimisation des liens, et une protection fiable contre les erreurs de conception manuelle. Réduction significative du temps de débogage des projets complexes avec plusieurs FPGA multi-sortie grâce à la conception de niveau système de bout en bout, au routage automatique et à l'optimisation des liens, et une protection fiable contre les erreurs de conception manuelle. Réduction significative du temps de débogage des projets complexes avec plusieurs FPGA multi-sortie grâce à la conception de niveau système de bout en bout, au routage automatique et à l'optimisation des liens, et une protection fiable contre les erreurs de conception manuelle. Réduction significative du temps de débogage des projets complexes avec plusieurs FPGA multi-sortie grâce à la conception de niveau système de bout en bout, au routage automatique et à l'optimisation des liens, et une protection fiable contre les erreurs de conception manuelle. Réduction significative du temps de débogage des projets complexes avec plusieurs FPGA multi-sortie grâce à la conception de niveau système de bout en bout, au routage automatique et à l'optimisation des liens, et une protection fiable contre les erreurs de conception manuelle.
Réduction significative du temps de débogage des projets complexes avec plusieurs FPGA multi-sortie grâce à la conception de niveau système de bout en bout, au routage automatique et à l'optimisation des liens, et une protection fiable contre les erreurs de conception manuelle. Réduction significative du temps de débogage des projets complexes avec plusieurs FPGA multi-sortie grâce à la conception de niveau système de bout en bout, au routage automatique et à l'optimisation des liens, et une protection fiable contre les erreurs de conception manuelle.
Réduction significative du temps de débogage des projets complexes avec plusieurs FPGA multi-sortie grâce à la conception de niveau système de bout en bout, au routage automatique et à l'optimisation des liens, et une protection fiable contre les erreurs de conception manuelle. Réduction significative du temps de débogage des projets complexes avec plusieurs FPGA multi-sortie grâce à la conception de niveau système de bout en bout, au routage automatique et à l'optimisation des liens, et une protection fiable contre les erreurs de conception manuelle.
Réduction significative du temps de débogage des projets complexes avec plusieurs FPGA multi-sortie grâce à la conception de niveau système de bout en bout, au routage automatique et à l'optimisation des liens, et une protection fiable contre les erreurs de conception manuelle.
  • Réduction significative du temps de débogage des projets complexes avec plusieurs FPGA multi-sortie grâce à la conception de niveau système de bout en bout, au routage automatique et à l'optimisation des liens, et une protection fiable contre les erreurs de conception manuelle.
  • Réduction significative du temps de débogage des projets complexes avec plusieurs FPGA multi-sortie grâce à la conception de niveau système de bout en bout, au routage automatique et à l'optimisation des liens, et une protection fiable contre les erreurs de conception manuelle.
  • Réduction significative du temps de débogage des projets complexes avec plusieurs FPGA multi-sortie grâce à la conception de niveau système de bout en bout, au routage automatique et à l'optimisation des liens, et une protection fiable contre les erreurs de conception manuelle.
  • Réduction significative du temps de débogage des projets complexes avec plusieurs FPGA multi-sortie grâce à la conception de niveau système de bout en bout, au routage automatique et à l'optimisation des liens, et une protection fiable contre les erreurs de conception manuelle.
  • Réduction significative du temps de débogage des projets complexes avec plusieurs FPGA multi-sortie grâce à la conception de niveau système de bout en bout, au routage automatique et à l'optimisation des liens, et une protection fiable contre les erreurs de conception manuelle.
  • Réduction significative du temps de débogage des projets complexes avec plusieurs FPGA multi-sortie grâce à la conception de niveau système de bout en bout, au routage automatique et à l'optimisation des liens, et une protection fiable contre les erreurs de conception manuelle.
  • Réduction significative du temps de débogage des projets complexes avec plusieurs FPGA multi-sortie grâce à la conception de niveau système de bout en bout, au routage automatique et à l'optimisation des liens, et une protection fiable contre les erreurs de conception manuelle.
  • Réduction significative du temps de débogage des projets complexes avec plusieurs FPGA multi-sortie grâce à la conception de niveau système de bout en bout, au routage automatique et à l'optimisation des liens, et une protection fiable contre les erreurs de conception manuelle.
Réduction significative du temps de débogage des projets complexes avec plusieurs FPGA multi-sortie grâce à la conception de niveau système de bout en bout, au routage automatique et à l'optimisation des liens, et une protection fiable contre les erreurs de conception manuelle.